常见的信号质量包括阈值电平、Overshoot、Undershoot、Slew Rate> tDVAC等,DDRx 信号质量的每个参数JEDEC都给出了明确的规范。比如DDR3要求Overshoot和Undershoot 分别为0.4V,也就是说信号幅值P?P值应该在-0.4-1.9V,但在实际应用中由于不适合信号 端接使DDR信号质量变差,通过仿真就可以找出合适端接,使信号质量满足JEDEC规范。 下面以DDR3 1066Mbps信号为例,通过一个实际案例说明DDR3信号质量仿真。
在本案例中客户反映实测CLK信号质量不好。CLK信号从CUP (U100)出来经过4片 DDR3 (U101、U102、U103、U104),在靠近控制芯片接收端颗粒(近的颗粒)的信号很 差,系统工作不到DDR3 1066Mbpso在对时钟信号做了终端上拉匹配后,可以正常工作。 DDR3一致性测试期间如何设置测试环境?PCI-E测试DDR3测试HDMI测试
DDRhDDRl釆用SSTL_2接口,1/0 口工作电压为2.5V;时钟信号频率为100?200MHz; 数据信号速率为200?400 Mbps,通过单端选通信号双边沿釆样;地址/命令/控制信号速率为 100?200Mbps,通过时钟信号上升沿采样;信号走线都使用树形拓扑,没有ODT功能。
DDR2: DDR2釆用SSTL_18接口,I/O 口工作电压为1.8V;时钟信号频率为200? 400MHz;数据信号速率为400?800Mbps,在低速率下可选择使用单端选通信号,但在高速 率时需使用差分选通信号以保证釆样的准确性;地址/命令/控制信号在每个时钟上升沿釆样的 情况下(1T模式)速率为200?400Mbps,在每个间隔时钟上升沿釆样的情况下(2T模式) 速率减半;信号走线也都使用树形拓扑,数据和选通信号有ODT功能。 PCI-E测试DDR3测试HDMI测试DDR3一致性测试是否可以修复一致性问题?
DDR3: DDR3釆用SSTL_15接口,I/O 口工作电压为1.5V;时钟信号频率为400? 800MHz;数据信号速率为800?1600Mbps,通过差分选通信号双沿釆样;地址/命令/控制信 号在1T模式下速率为400?800Mbps,在2T模式下速率为200?400Mbps;数据和选通信号 仍然使用点对点或树形拓扑,时钟/地址/命令/控制信号则改用Fly-by的拓扑布线;数据和选 通信号有动态ODT功能;使用Write Leveling功能调整时钟和选通信号间因不同拓扑引起的 延时偏移,以满足时序要求。
还可以给这个Bus设置一个容易区分的名字,例如把这个Byte改为ByteO,这样就把 DQ0-DQ7, DM和DQS, DQS与Clock的总线关系设置好了。
重复以上操作,依次创建:DQ8?DQ15、DM1信号;DQS1/NDQS1选通和时钟 CK/NCK的第2个字节Bytel,包括DQ16?DQ23、DM2信号;DQS2/NDQS2选通和时钟 CK/NCK的第3个字节Byte2,包括DQ24?DQ31、DM3信号;DQS3/NDQS3选通和时钟 CK/NCK的第4个字节Byte3。
开始创建地址、命令和控制信号,以及时钟信号的时序关系。因为没有多个Rank, 所以本例将把地址命令信号和控制信号合并仿真分析。操作和步骤2大同小异,首先新建一 个Bus,在Signal Names下选中所有的地址、命令和控制信号,在Timing Ref下选中CK/NCK (注意,不要与一列的Clock混淆,Clock列只对应Strobe信号),在Bus Type下拉框中 选择AddCmd,在Edge Type下拉框中选择RiseEdge,将Bus Gro叩的名字改为AddCmdo。 是否可以使用多个软件工具来执行DDR3内存的一致性测试?
浏览选择控制器的IBIS模型,切换到Bus Definition选项卡,单击Add按钮添加一 组新的Buso选中新加的一行Bus使其高亮,将鼠标移动到Signal Names下方高亮处,单击 出现的字母E,打开Signal列表。勾选组数据和DM信号,单击0K按钮确认。
同样,在Timing Ref下方高亮处,单击出现的字母E打开TimingRef列表。在这个列表 窗口左侧,用鼠标左键点选DQS差分线的正端,用鼠标右键点选负端,单击中间的“>>”按 钮将选中信号加入TimingRefs,单击OK按钮确认。
很多其他工具都忽略选通Strobe信号和时钟Clock信号之间的时序分析功能,而SystemSI可以分析包括Strobe和Clock在内的完整的各类信号间的时序关系。如果要仿真分析选通信号Strobe和时钟信号Clock之间的时序关系,则可以设置与Strobe对应的时钟信号。在Clock 下方的高亮处,单击出现的字母E打开Clock列表。跟选择与Strobe -样的操作即可选定时 钟信号。 如何解决DDR3一致性测试期间出现的错误?PCI-E测试DDR3测试HDMI测试
如何选择适用于DDR3一致性测试的工具?PCI-E测试DDR3测试HDMI测试
LPDDR2 (低功耗 DDR2) : LPDDR2 釆用 HSUL_12 接口,I/O 口工作电压为 1.2V;时 钟信号频率为166?533MHz;数据和命令地址(CA)信号速率333?1066Mbps,并分别通过 差分选通信号和时钟信号的双沿釆样;控制信号速率为166?533Mbps,通过时钟信号上升沿 采样;一般用于板载(Memory?down)设计,信号通常为点对点或树形拓扑,没有ODT功能。
LPDDR3 0氐功耗DDR3) : LPDDR3同样釆用HSUL_12接口,I/O 口工作电压为1.2V; 时钟信号频率为667?1066MHz;数据和命令地址(CA)信号速率为1333?2133Mbps,分别 通过差分选通信号和时钟信号的双沿釆样;控制信号速率为667?1066Mbps,通过时钟上升 沿釆样;一般用于板载设计,数据信号一般为点对点拓扑,命令地址和控制信号一般也釆用 Fly-by走线,有些情况下可以使用树形走线;数据和选通信号支持ODT功能;也支持使用 Write Leveling功能调整时钟和选通信号间的延时偏移。 PCI-E测试DDR3测试HDMI测试