伪随机码型(PRBS)
在进行数字接口的测试时,有时会用到一些特定的测试码型。比如我们在进行信号质量测试时,如果被测件发送的只是一些规律跳变的码型,可能不了真实通信时的恶劣情况,所以测试时我们会希望被测件发出的数据尽可能地随机以恶劣的情况。同时,因为这种数据流很多时候只是为了测试使用的,用户的被测件在正常工作时还是要根据特定的协议发送真实的数据流,因此产生这种随机数据码流的电路比较好尽可能简单,不要额外占用太多的硬件资源。那么怎么用简单的方法产生尽可能随机一些的数据流输出呢?首先,因为真正随机的码流是很难用简单的电路实现的,所以我们只需要生成尽可能随机的码流就可以了,其中常用的一种数据码流是PRBS(PseudoRandomBinarySequence,伪随机码)码流。PRBS码的产生非常简单,图1.21是PRBS7的产生原理,只需要用到7个移位寄存器和简单的异或门就可以实现。 波形参数测试室数字信号测试常用的测量方法,随着数字信号速率的提高,波形参数的测量方法越来越不适用了。河南数字信号测试联系人
要想得到零边沿时间的理想方波,理论上是需要无穷大频率的频率分量。如果比较高只考虑到某个频率点处的频率分量,则来出的时域波形边沿时间会蜕化,会使得边沿时间增大。例如,一个频率为500MHz的理想方波,其5次谐波分量是2500M,如果把5次谐波以内所有分量成时域信号,贝U其边沿时间大概是0.35/2500M=0.14ns,即140ps。
我们可以把数字信号假设为一个时间轴上无穷的梯形波的周期信号,它的傅里叶变换
对应于每个频率点的正弦波的幅度,我们可以勾勒出虚线所示的频谱包络线, 可以看到它有两个转折频率分别对应1/材和1/”(刁是半周期,。是边沿时间)
从1/叫转折频率开始,频谱的谐波分量是按I/?下降的,也就是-40dB/dec (-40分贝每 十倍频,即每增大十倍频率,谐波分量减小100倍)。可以看到相对于理想方波,从这个频 率开始,信号的谐波分量大大减小。 新疆数字信号测试推荐货源数字信号的建立/保持时间(Setup/Hold Time);
数字信号的时钟分配(ClockDistribution)
前面讲过,对于数字电路来说,目前绝大部分的场合都是采用同步逻辑电路,而同步逻辑电路中必不可少的就是时钟。数字信号的可靠传输依赖于准确的时钟采样,一般情况下发送端和接收端都需要使用相同频率的工作时钟才可以保证数据不会丢失(有些特殊的应用中收发端可以采用大致相同频率工作时钟,但需要在数据格式或协议层面做些特殊处理)。为了把发送端的时钟信息传递到接收端以进行正确的信号采样,数字总线采用的时钟分配方式大体上可以分为3类,即并行时钟、嵌入式时钟、前向时钟,各有各的应用领域。
采用AC耦合方式的另一个好处是收发端在做互连时不用太考虑直流偏置点的互相影响, 互连变得非常简单,对于热插拔的支持能力也更好。
(3)有利于信号校验。很多高速信号在进行传输时为了保证传输的可靠性,要对接收 到的信号进行检查以确认收到的信号是否正确。在8b/10bit编码表中,原始的8bit数据总 共有256个组合,即使考虑到每个Byte有正负两个10bit编码,也只需要用到512个10bit 的组合。而10bit的数据总共可以有1024个组合,因此有大约一半的10bit组合是无效的 数据,接收端一旦收到这样的无效组合就可以判决数据无效。另外,前面介绍过数据在传输 过程中要保证直流平衡, 一旦接收端收到的数据中发现违反直流平衡的规则,也可以判决数 据无效。因此采用8b/10b编码以后数据本身就可以提供一定的信号校验功能。需要注意的是,这种校验不是足够可靠,因为理论上还是可能会有几个bit在传输中发生了错误,但 是结果仍然符合8b/10b编码规则和直流平衡原则。因此,很多使用8b/10b编码的总线还 会在上层协议上再做相应的CRC校验(循环冗余校验)。 数字信号的时钟分配(Clock Distribution);
采用串行总线以后,就单根线来说,由于上面要传输原来多根线传输的数据,所以其工作速率一般要比相应的并行总线高很多。比如以前计算机上的扩展槽上使用的PCI总线采用并行32位的数据线,每根数据线上的数据传输速率是33Mbps,演变到PCle(PCI-express)的串行版本后每根线上的数据速率至少是2.5Gbps(PCIel.0代标准),现在PCIe的数据速率已经达到了16Gbps(PCIe4.0代标准)或32Gbps(PCIe5.0代标准)。采用串行总线的另一个好处是在提高数据传输速率的同时节省了布线空间,芯片的功耗也降低了,所以在现代的电子设备中,当需要进行高速数据传输时,使用串行总线的越来越多。
数据速率提高以后,对于阻抗匹配、线路损耗和抖动的要求就更高,稍不注意就很容易产生信号质量的问题。图1.10是一个典型的1Gbps的信号从发送端经过芯片封装、PCB、连接器、背板传输到接收端的信号路径,可以看到在发送端的接近理想的0、1跳变的数字信号到达接收端后由于高频损耗、反射等的影响,信号波形已经变得非常恶劣,所以串行总线的设计对于数字电路工程师来说是一个很大的挑战。 数字信号幅度测试的定义;安徽HDMI测试数字信号测试
数字信号处理技术经过几十年的发展已经相当成熟,目前在很多领域都有着宽敞的应用。河南数字信号测试联系人
(1)抖动的频率范围。抖动实际上是时间上的噪声,其时间偏差的变化频率可能比较 快也可能比较慢。通常把变化频率超过10Hz以上的抖动成分称为jitter,而变化频率低于 10Hz的抖动成分称为wander(漂移)。wander主要反映的是时钟源随着时间、温度等的缓 慢变化,影响的是时钟或定时信号的***精度。在通信或者信号传输中,由于收发双方都会 采用一定的时钟架构来进行时钟的分配和同步,缓慢的时钟漂移很容易被跟踪上或补偿掉, 因此wander对于数字电路传输的误码率影响不大,高速数字电路测量中关心的主要是高 频的jitter。河南数字信号测试联系人
深圳市力恩科技有限公司主要经营范围是仪器仪表,拥有一支专业技术团队和良好的市场口碑。公司业务涵盖实验室配套,误码仪,协议分析仪,矢量网络分析仪等,价格合理,品质有保证。公司从事仪器仪表多年,有着创新的设计、强大的技术,还有一批专业化的队伍,确保为客户提供良好的产品及服务。力恩科技凭借创新的产品、专业的服务、众多的成功案例积累起来的声誉和口碑,让企业发展再上新高。